1)參與市場需求分析、產(chǎn)品定義、架構(gòu)設(shè)計(jì)、SPEC制定等;
2)完成數(shù)字電路的設(shè)計(jì)、RTL編寫,仿真、綜合和時(shí)序分析,以及驗(yàn)證與審核;
3)負(fù)責(zé)產(chǎn)品設(shè)計(jì)相關(guān)技術(shù)文檔的編寫和整理;
4)和模擬電路部門協(xié)同工作,參與芯片架構(gòu)設(shè)計(jì);
5)配合測試部門完成芯片的功能性測試、量產(chǎn)測試和系統(tǒng)級(jí)測試等工作;
6)相關(guān)規(guī)范、算法研究、分析、驗(yàn)證及實(shí)現(xiàn)。
1)微電子、電子、通信相關(guān)專業(yè),碩士及以上學(xué)歷;
2)熟練掌握Verilog,具有良好的設(shè)計(jì)風(fēng)格;
3)熟悉前端設(shè)計(jì)流程,包括RTL coding、simulation/debug、synthesis,、DFT、STA等;
4)熟悉基本Linux/Unix操作,并有一定Script讀寫能力;
5)具備較強(qiáng)的團(tuán)隊(duì)合作精神,工作積極主動(dòng),有上進(jìn)心,善于溝通和交流;
6)如果具備下列一項(xiàng)或以上條件,將被優(yōu)先考慮:
A. 具有FPGA開發(fā)經(jīng)驗(yàn),熟練使用Xilinx,Altera等FPGA開發(fā)工具;
B. 具有嵌入式MCU或DSP的研發(fā)經(jīng)驗(yàn);
C. 熟悉車規(guī)芯片產(chǎn)品研發(fā)或應(yīng)用經(jīng)驗(yàn);
D. 有SOC成功設(shè)計(jì)或流程經(jīng)驗(yàn)。
1~2人,碩士及以上,3年以上相關(guān)工作經(jīng)驗(yàn)